HYSVGC andian-dahatsoratra hybrid static var dynamic compensation fitaovana

Famaritana fohy:

Ny fitaovana fanonerana herinaratra mavitrika mavitrika mavitrika hybrida ambany dia napetraka ao amin'ny rafitra fitsinjarana herinaratra ambany mba hanatsarana ny kalitaon'ny herinaratra amin'ny fitsinjarana herinaratra ambany, hanatsarana ny fiasa sy ny fitantanana ny fanonerana hery mihetsika, ary hanompo tsara kokoa ny mpanjifa.Ao amin'ny herin'ny reactive ambany voly tany am-boalohany Ny fitaovana fanonerana hery mihetsiketsika mavitrika mihodinkodina ambany izay nohavaozina sy nitarina mifototra amin'ny fitaovana fanonerana.

Bebe kokoa

Product Detail

Tags vokatra

Mombamomba ny vokatra

Ny famoronana sy ny fitsipiky ny fiasan'ny HYSVGC
ahitana:
HYSVGC rafitra rafitra = controller (ICMS) + SVG Module + ankapobeny LC ICMS Integrated rafitra fanaraha-maso sy ny fanaraha-maso mba hametraka ny fomba miasa sy ny masontsivana mifandraika amin'ny LC sy SVG, tena-fotoana fampisehoana ny hery vaovao, angona mialoha sy aorian'ny fanonerana, waveform diagram, fanaraha-maso sy fanaraha-maso ny toetry ny fiasan'ny SVGLC seranan-tsambo valo ambin'ny folo taloha, ny fanatanterahana ny fomba mitambatra SVG + LC samy hafa SVG Module dia mamaly haingana ny fiovan'ny herin'ny rafitra, ny fanonerana ny herin'ny LC ho an'ny fanonerana tafahoatra na ny fanonerana ambany amin'ny 0.99 mba hahatratrarana ny fiovan'ny stepless, fanonerana ho an'ny hery reactive miova haingana ankapobeny LC Onitra ny hery reactive izay tsy miova matetika ary zara raha miova ny entana.
fitsipika miasa:
Ny fijanonan'ny TSC packet switching dia voavaha amin'ny alàlan'ny famoahana tsy tapaka ny herin'ny SVG module, mba hahatratrarana ny vokatry ny fanonerana mitohy.

modely vokatra

Model Description

img-1

 

Paramètre ara-teknika

img-2

 

fotoana mamaly haingana

img-3

 

Fanamarihana: Ny curve mena dia ny curve reactive current, ary ny curve mena dia ny SVG output compensation current.Ny valiny haingana dia azo amin'ny alàlan'ny maody SVG.Fotoana famaliana haingana SVG <50us, fotoana famaliana feno <<15 ms="">
Ny SVG ao amin'ny HYSVGC dia maneho ny tombony amin'ny switch elektronika herinaratra.Ao amin'ny SVC nentim-paharazana, ny thyristor dia asa fifadian-kanina ihany, izay tsy afaka maneho ny sandan'ny "fifandraisana haingana haingana" (matetika mihoatra ny 100ms indray mandeha, raha ny IGBT ao amin'ny SVG dia 1 segondra) Mety hihoatra ny 15000 ny fotoana fanodinana famantaranandro. fotoana)
fampiharana malefaka
Amin'ny alàlan'ny fampifangaroana singa misy herinaratra (module SVG na LC) ao amin'ny rafitra HYSVGC,
Ny fanitsiana ny fahombiazan'ny rafitra HYSVGC dia azo tanterahina: ny isan'ny fanonerana ny HYSVGC dia avy amin'ny -1 ka hatramin'ny 1;
Raiso ohatra ny fahafahan'ny fanonerana 300kvar:

img-4

 

vokatry ny fanonerana
100~200ms:
Rehefa mitombo tampoka ny herin'ny enta-mavesatra dia tsy manam-potoana hihetsika ny LC, ary ny SVG dia hamaly amin'ny fotoana tena izy mba hanonerana ny herin'ny rafitra;
200~500ms:
Ny LC dia mamaly ny fanonerana fidirana, amin'izao fotoana izao dia hampihena ny fahafahan'ny fanonerana amin'ny fotoana tena izy ny SVG;
900~1000ms:
Rehefa midina tampoka ny herin'ny enta-mavesatra, ny LC dia tsy manam-potoana hanapahana ny capacitor fampidirana, ary ny SVG dia handefa hery reactive fanonerana amin'ny fotoana tena izy mba hanonerana ny fahafahan'ny LC overcompensated;
1000ms~:
Esory ny fahafahan'ny fanonerana be loatra ny LC, ary amin'izao fotoana izao, ny SVG dia hanara-maso ny fiovan'ny herin'ny reactive amin'ny fotoana tena izy ary hanafoana ny hery mihetsika sisa ao amin'ny rafitra.


  • teo aloha:
  • Manaraka:

  • Vokatra mifandraika